# OOO Execution of Memory Operations

#### Reminders

- P6 L1 and L2 caches are non-Blocking
- RS solves false register dependencies issues
- MOB solves memory dependencies issues
  - Some memory dependencies can be resolved statically

```
store r1,a
load r2,b
```

Problem: some cannot

```
store r1,[r3];
load r2,b
```

- Store/load are used a lot in X86 because of the small number of registers
- Stores are not executed out of order
  - Complicated to undo them
  - 2 uops: STA and STD
- Load are executed out of order
- Previous stores may have unknown (virtual) address

#### The life of a Load...







- 1 entry in the ROB, RS and Load Buffer + rename in RAT
- Dispatch Load address calculation to AGU when source is ready Release RS entry
- AGU updates the address in the Load buffer. Pipeline proceeds to dTLB
- Load Buffer checks for blocking conditions and dispatches the Load to the DCU
- DCU sends the result to RS and updates the ROB with the load result
- Load will retire as any other instruction (when all previous instructions have retired) RAT updated
- LB and ROB entry are released

#### The life of a Store...







- 1 entry in the ROB, 2 in the RS and 1 in the Store Buffer
- Dispatch Store address calculation to AGU when source is ready Release RS entry
- AGU calculates the virtual address for STA → update the Store Buffer & provide address to depending loads.Store pipeline proceeds to dTLB → Physical address updated in the SB
- Dispatch STD (Store Data uop) when ready → update the Store Buffer & provide data to depending loads
- The Store Buffer updates the ROB entry with 'valid'
- The Store retires from the ROB ("in-order" as any other instruction = when all previous instructions retired)
- After retirement, Store is marked as Senior Store in the Store Buffer
- The Store buffer initiates a DCU write. When the write is done, the SB entry is freed

#### Question

- Speculative Execution -ו OOOE בשאלה זו נתייחס למעבד עם
  - נתון קטע הקוד הבא: •

```
1000
       load
               R2,R1,30
                               ; R2=m[R1+30]
1004
       store
               R2,20,R1
                               ; m[R2+20]=R1
1008
       load
               R3,R1,100
                               ; R3=m[R1+100]
100C
       store
               R1,40,R3
                               ; m[R1+40]=R3
1010
       add
               R1,R1,10
                               ; R1=R1+10
1014
       blt
               R1,100,1000
                               ; if (R1<100) PC=1000
```

- הנחות
- R1=R2=R3=10 וכן N בזיכרון קיים הערך N בתחילת הביצוע בכל כתובת
  - למען פשטות נניח כי הכתובות בתוכנית הן פיזיות ואין צורך בתרגום.
    - המספרים בתוכנית ניתנים בבסיס 16.

#### המטמון במעבד

- תוך מחזור שעון אחד, אך הוא ריק בתחילת. L1 data cache הביצוע.
- תוך 7 מחזורי שעון, והוא מכיל את כל הכתובות L2 data המבוקשות כבר בתחילת הביצוע.
  - גודל שורת מטמון הוא H80 בתים.
  - . no write allocate מדיניות הכתיבה במטמונים היא

## אלוקציה של פקודות

- בכל מחזור ניתן לבצע אלוקציה לארבע פקודות (ויש לפחות 4 פקודות מוכנות לאלוקציה)
  - ה-MOB, ROB, וה- RS הם גדולים ואינם מתמלאים.

#### ביצוע של פקודות

- ישנן אינסוף יחידות ביצוע. •
- פקודה יכולה להיכנס לביצוע במחזור שלאחר האלוקציה שלה בתנאי שכל הנתונים להם היא זקוקה כבר מוכנים.
  - פקודה שממתינה לנתון יכולה להיכנס לביצוע מייד במחזור שלאחריו הוא מוכן.
    - אורך מחזור שעון אחד. ALU ביצוע פקודת
      - אורך מחזור אחד. branch ביצוע פקודת •
    - .(t+1 בזמן) flush אם החיזוי מתגלה כשגוי, במחזור הבא מבוצע –
- הפקודות מהמסלול הנכון מבצעות אלוקציה 5 מחזורים לאחר flush (בזמן 6+1).

#### ביצוע של פקודות – המשך

- פקודת load נשלחת לביצוע כאשר הנתונים לחישוב הכתובת מוכנים.
  - במחזור הראשון מחושבת הכתובת –
- במחזור השני מתורגמת הכתובת הוירטואלית לפיזית באמצעות ה-DTLB. כמו כן במחזור זה נבדקת תלות של ה-load ב-stores קודמים: עבור כל פקודת store הקודמת ל-load נבדק כי הכתובת של ה-store ידועה וכן מתקיים: או boad שונה מהכתובת של ה-store, או ששתי הכתובות שוות, store של ה-store כבר ידוע.
- במחזור השלישי, במידה והבדיקה מצליחה, הנתון מתקבל מה-L1 cache (אם store to load forwarding ע"י MOB), או ישירות מה-MOB)
  - store to load וכן אין L1 cache miss במידה והבדיקה מצליחה אך יש forwarding. L2 cache , הנתון מתקבל במחזור העשירי מה-, forwarding
  - במידה והבדיקה נכשלת, ה-load הוא חסום (blocked). כאשר מוסר תנאי
     החסימה, ה-load נשלח שוב לביצוע, ומדלגים על המחזור הראשון (מתחילים בבדיקת התנאי).
    - פקודת store נשלחת לביצוע כאשר הנתונים לחישוב הכתובת מוכנים.
      - חישוב הכתובת אורך מחזור שעון אחד, ובסופו נכתבת הכתובת ל-MOB.
- באופן בלתי תלוי, כאשר הנתון לכתיבה לזיכרון מוכן, במחזור הבא הוא נכתב ל-MOB

#### של פקודות Commit

- פקודה יכולה לבצע commit החל מהמחזור שלאחר סיום הביצוע שלה, ובתנאי
   שהפקודה שלפניה ביצעה/מבצעת commit. אין מגבלה על כמות הפקודות
   שמבצעות commit בכל מחזור.
  - .commit-מבצעת את הכתיבה אל ה-store מבצעת את הכתיבה •

## **Summary...**

- 4 wide machine
- L1: 1 cycle L2: 7 cycles Alu, Branch: 1 cycle
- L1 empty / L2 always hits...
- Mispredict @ T:
  - T+1: Flush pipeline
  - T+6: Alloc on the good path





#### הנחיות למילוי הטבלה

- ערכי הרגיסטרים הארכיטקטוניים לאחר commit.
   יש להקיף בעיגול את הערך של הרגיסטר הארכיטקטוני שאליו הפקודה כותבת.
   במידה והפקודה אינה מגיעה ל-commit יש להשאיר שדות אלה ריקים.
  - addr − כתובת הגישה לזיכרון עבור פקודות load ו-store בלבד.
  - בלבד. store-ערך זיכרון שנקרא או נכתב עבור פקודות load ו-store בלבד.
- (T=1 הזמן בו מבוצעת אלוקציה לפקודה (ארבע פקודות בכל מחזור, החל מ- T=1) הזמן בו מבוצעת אלוקציה לפקודה (ארבע פקודות בכל
  - src2 ,src1: מספרי הרגיסטרים המשמשים כ-sources לפקודה:
  - עבור רגיסטר פיזי (מס' הרגיסטר הפיזי של פקודה הוא מס' השורה שלה בטבלה) Pi
    - במידה וקוראים ישירות את הרגיסטר הארכיטקטוני. Ri –
- עבור src1 :store הרגיסטר המשמש לחישוב הכתובת. src2 הרגיסטר המכיל את
   הנתון.
  - lmm במידה ולפקודה יש lmm, ערך ה- lmm. •
  - (src2 ready), T(src1 ready): הזמן בו מוכן כל אחד ערכי ה-sources. אם ה-src מוכן בזמן האלוקציה, אז זמן זה יהיה שווה לזמן האלוקציה. אם ה-src מוכן בזמן האלוקציה, אז זמן זה יהיה שווה לזמן האלוקציה. אם הפקודה שמחשבת את הערך של src מסיימת ביצוע בזמן T, ה-src מוכן בזמן T.

#### הנחיות למילוי הטבלה – המשך

- T(exe) → הזמן בו הפקודה נשלחת לביצוע.
   אם כל ה-src-ים של פקודה מוכנים בזמן T, ניתן לשלוח את הפקודה לביצוע בזמן T+1.
  - .load רלוונטי רק בפקודות load): קוד החסימה של ה-load. (רלוונטי רק בפקודות Load): קוד החסימה של ה-load. 0 − אין חסימה.
    - unknown store address -- חסימה כתוצאה מ
      - waiting for store data חסימה כתוצאה מ
    - במידה וה-load נחסם יותר מפעם אחת, יש לרשום את כל קודי החסימה.
      - :T(data ready) •
      - עבור store: הזמן בו ה-data לכתיבה לזיכרון וגם הכתובת מוכנים.
      - .(MOB-או ישירות מה load (מה-load) הזמן בו מתקבל ה-load (שבור bad).
        - commit הזמן בו הפקודה מבצעת: T(commit) •

#### מילוי הטבלה – שלב א'

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src2<br>ready | T exe |  | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|-------|--|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   |            |      |      |     |                    |       |  |             |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   |            |      |      |     |                    |       |  |             |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  |            |      |      |     |                    |       |  |             |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  |            |      |      |     |                    |       |  |             |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      |            |      |      |     |                    |       |  |             |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      |            |      |      |     |                    |       |  |             |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  |            |      |      |     |                    |       |  |             |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   |            |      |      |     |                    |       |  |             |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  |            |      |      |     |                    |       |  |             |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  |            |      |      |     |                    |       |  |             |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      |            |      |      |     |                    |       |  |             |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      |            |      |      |     |                    |       |  |             |



| Src reg:   | ] |
|------------|---|
| Pi / Ri:   |   |
| Store:     |   |
| Src1: addr |   |
| Src2: data |   |
| 7/         | - |

0: ready
1: addr blocking
2: data not ready

|      |                      |           |            |            |      |      |            |      | $oldsymbol{oldsymbol{oldsymbol{eta}}}$ |     |                    |      |                  |                       |    |             |
|------|----------------------|-----------|------------|------------|------|------|------------|------|----------------------------------------|-----|--------------------|------|------------------|-----------------------|----|-------------|
| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2                                   | lmm | T<br>src1<br>ready |      | T exe            | Load<br>block<br>code |    | T<br>commit |
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |                                        | 30  | 1                  |      | 2                | 0                     | 11 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1                                     | 20  | 11                 | 1 (  | Std: 2<br>Sta:12 |                       | 12 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |                                        | 100 | 1                  |      | 2                | 1                     | 21 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2                                     | 40  | 1                  | 21 ( | Std:22<br>Sta: 2 |                       | 22 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      |            |      |                                        |     |                    |      |                  |                       |    |             |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      |            |      |                                        |     |                    |      |                  |                       |    |             |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  |            |      |                                        |     |                    |      |                  | •                     |    |             |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   |            |      |                                        |     |                    |      |                  |                       |    |             |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  |            |      |                                        |     |                    |      |                  |                       |    |             |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  |            |      |                                        |     |                    |      |                  |                       |    |             |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      |            |      |                                        |     |                    |      |                  |                       |    |             |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      |            |      |                                        |     |                    |      |                  |                       |    |             |

Src reg: Pi / Ri: Store: Src1: addr Src2: data 0: ready 1: addr blocking

2: data not ready

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1 (                | Std: 2<br>Sta:12 | )                     | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21 (               | Std:22<br>Sta: 2 |                       | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |                       |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |                       |                    | 23          |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2                  | 24                 | 25          |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   | 2          | P6   | P4   | 20  | 24                 | 3 (                | Std:4<br>Sta:25  | )                     | 25                 | 26          |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  |            |      |      |     |                    |                    |                  |                       |                    |             |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  |            |      |      |     |                    |                    |                  |                       |                    |             |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      |            |      |      |     |                    |                    |                  |                       |                    |             |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      |            |      |      |     |                    |                    |                  |                       |                    |             |

Src reg: Pi / Ri: Store: Src1: addr Src2: data

0: ready
1: addr blocking 2: data not ready

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |                       |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |                       |                    | 23          |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2                  | 24                 | 25          |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   | 2          | P6   | P4   | 20  | 24                 | 3                  | Std:4<br>Sta:25  |                       | 25                 | 26          |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  | 3          | P4   |      | 100 | 3                  |                    | 4                | 1                     | 27                 | 28          |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  | 3          | P8   | P4   | 40  | 27                 | 3                  | Sta:4<br>Std:28  |                       | 28                 | 29          |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      | 3          | P4   |      | 10  | 3                  |                    | 4                |                       |                    | 29          |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      | 3          | P10  |      | 100 | 4                  |                    | 5                |                       |                    | 29          |

## **Question 2 Top-Down Analysis**

#### **Question 2**

- RS: 6 entries
  - RS entry is freed when the instruction is dispatched to execution
  - If uop cannot allocate (due to RS full)
    - Stall until free entry
- Stores occupy 2 entries in the RS
  - STA + STD
  - Store instructions are always allocated in the same cycle
- The first branch mispredicts
  - Instruction from the wrong path are flushed from RS at T(branch exe)+1
  - Instructions from the correct path can be allocated at T(branch exe)+1
- The instruction queue is always full until the second branch.
   After it it's empty.

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2      | lmm           | T<br>src1<br>ready | T<br>src2<br>ready | T exe            |      | T<br>data<br>ready | T<br>com<br>mit | #RS<br>Entries |
|------|----------------------|-----------|------------|------------|------|------|------------|------|-----------|---------------|--------------------|--------------------|------------------|------|--------------------|-----------------|----------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |           | 30            | 1                  |                    | 2                | 0    | 11                 | 12              |                |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1        | 20            | 11                 | 1                  | Std: 2<br>Sta:12 |      | 12                 | 13              |                |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |           | 100           | 1                  |                    | 2                | 1    | 21                 | 22              |                |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2        | 40            | 1                  | 21                 | Std:22<br>Sta: 2 |      | 22                 | 23              |                |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |           | 10            | 2                  |                    | 3                |      |                    | 23              |                |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |           | 100           | 3                  |                    | 4                |      |                    | 23              |                |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |           | 30            | 3                  |                    | 4                | 1, 2 | 24                 | ×               |                |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   |            |      | P4<br>@ C | 20<br>ycle 2  | 24                 | 3                  | \$ / 4<br>St 25  |      | 25                 | ×               |                |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  |            |      |           | 100<br>ycle 3 |                    |                    |                  | 1    | 27                 | ×               |                |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  | 4          | P8   | P4        | 40            | 27                 | 4                  | ta 5             |      | 28                 | ×               |                |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      |            |      | @ C       | 10<br>ycle 4  | 3                  |                    | 4                |      |                    | 23              |                |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      | 5          | P10  |           | 100           | 4                  |                    | 5                |      |                    | 23              |                |

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1         | src2         | Imm           | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>com<br>mit | #RS<br>Entries      |
|------|----------------------|-----------|------------|------------|------|------|------------|--------------|--------------|---------------|--------------------|--------------------|------------------|-----------------------|--------------------|-----------------|---------------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1           |              | 30            | 1                  |                    | 2                | 0                     | 11                 | 12              | 0+1=1               |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0           | R1           | 20            | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13              | +2=3                |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1           |              | 100           | 1                  |                    | 2                | 1                     | 21                 | 22              | +1=4                |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1           | P2           | 40            | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22                 | 23              | +2=6                |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1           |              | 10            | 2                  |                    | 3                |                       |                    | 23              | 6-4<br>+1=3         |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4           |              | 100           | 3                  |                    | 4                |                       |                    | 23              | +1=4                |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4           |              | 30            | 3                  |                    | 4                | 1, 2                  | 24                 | ×               | +1=5                |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   | 3          | P6<br>RS fu  | P4<br>II @ C | 20<br>ycle 2  | 24                 | 3                  | Std:4<br>Sta:25  |                       | 25                 | ×               | 5-1<br>+2= <b>6</b> |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  | 4          | r84u         | II @ C       | 100<br>ycle 3 | 3 4                |                    | 5                | 1                     | 27                 | ×               | 6-3<br>+1=4         |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  | 4          | P8           | P4           | 40            | 27                 | 4                  | Sta:5<br>Std:28  |                       | 28                 | ×               | +2=6                |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      | 5          | P4<br>RS ful | II @ C       | 10<br>cycle 4 | 3                  |                    | 4                |                       |                    | 23              | 2+1=3               |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      | 5          | P10          | 🔾 🔾          | 100           | 4                  |                    | 5                |                       |                    | 23              | +1=4                |

## Fill the top-down table

| Cycle           | 1   | 2      | 3      | 4 | 5    | 6      | 7   | 8  | 9      | 10 | 11 |
|-----------------|-----|--------|--------|---|------|--------|-----|----|--------|----|----|
| Back-end Stall  | 0   |        |        |   |      |        |     |    |        |    |    |
| Alloc Slot 0    | ✓   |        |        |   |      |        |     |    |        |    |    |
| Alloc Slot 1    | ✓   |        |        |   |      |        |     |    |        |    |    |
| Alloc Slot 2    | ✓   |        |        |   |      |        |     |    |        |    |    |
| Alloc Slot 3    | ✓   |        |        |   |      |        |     |    |        |    |    |
| Frontend Bound  |     |        |        |   |      |        |     |    |        |    |    |
| Backend Bound   |     |        |        |   |      |        |     |    |        |    |    |
| Retiring        | 4   |        |        |   |      |        |     |    |        |    |    |
| Bad Speculation |     |        |        |   |      |        |     |    |        |    |    |
| Pad Spagulation | Ero | nt one | Lhous  | d | Rack | and be | und | Po | tiring |    |    |
| Bad Speculation | Fro | nt enc | l boun | u | Dack | end bo | una | Re | tiring |    |    |
|                 |     |        |        |   |      |        |     |    |        |    |    |

## Fill the top-down table

| Cycle           | 1            | 2            | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 |
|-----------------|--------------|--------------|---|---|---|---|---|---|---|----|----|
| Back-end Stall  | 0            | 1            | 1 | 1 | 1 | 0 | 0 | 0 | 0 |    |    |
| Alloc Slot 0    | ✓            | ✓            | ✓ | ✓ | ✓ |   |   |   |   |    |    |
| Alloc Slot 1    | ✓            | $\checkmark$ |   | ✓ | ✓ |   |   |   |   |    |    |
| Alloc Slot 2    | $\checkmark$ | $\checkmark$ |   |   |   |   |   |   |   |    |    |
| Alloc Slot 3    | ✓            |              |   |   |   |   |   |   |   |    |    |
| Frontend Bound  |              |              |   |   | 2 |   |   |   |   |    |    |
| Backend Bound   |              | 1            | 3 | 2 |   |   |   |   |   |    |    |
| Retiring        | 4            | 2            |   |   | 2 |   |   |   |   |    |    |
| Bad Speculation |              | 1            | 1 | 2 |   |   |   |   |   |    |    |

| Bad Speculation | Front end bound | Backend bound | Retiring     |
|-----------------|-----------------|---------------|--------------|
| 4 / 20 = 20%    | 2 / 20 = 10%    | 6 / 20 = 30%  | 8 / 20 = 40% |

## **Backup**

#### Question

- Speculative Execution -ו OOOE בשאלה זו נתייחס למעבד עם
  - נתון קטע הקוד הבא: •

```
1000
       load
               R2,R1,30
                               ; R2=m[R1+30]
1004
               R2,20,R1
                               ; m[R2+20]=R1
       store
1008
       load
               R3,R1,100
                               ; R3=m[R1+100]
100C
       store
               R1,40,R3
                               ; m[R1+40]=R3
1010
       add
               R1,R1,10
                               ; R1=R1+10
1014
       blt
               R1,100,1000
                               ; if (R1<100) PC=1000
```

- הנחות
- R1=R2=R3=10 וכן N בזיכרון קיים הערך N בתחילת הביצוע בכל כתובת
  - למען פשטות נניח כי הכתובות בתוכנית הן פיזיות ואין צורך בתרגום.
    - המספרים בתוכנית ניתנים בבסיס 16.

#### המטמון במעבד

- תוך מחזור שעון אחד, אך הוא ריק בתחילת. L1 data cache הביצוע.
- תוך 7 מחזורי שעון, והוא מכיל את כל הכתובות L2 data המבוקשות כבר בתחילת הביצוע.
  - גודל שורת מטמון הוא H80 בתים.
  - . write no-allocate מדיניות הכתיבה במטמונים היא

## אלוקציה של פקודות

- בכל מחזור ניתן לבצע אלוקציה לארבע פקודות (ותמיד יש לפחות 4 פקודות מוכנות לאלוקציה)
  - ה-MOB, ROB, וה- RS הם גדולים ואינם מתמלאים.

#### ביצוע של פקודות

- ישנן אינסוף יחידות ביצוע. •
- פקודה יכולה להיכנס לביצוע במחזור שלאחר האלוקציה שלה בתנאי שכל הנתונים להם היא זקוקה כבר מוכנים.
  - פקודה שממתינה לנתון יכולה להיכנס לביצוע מייד במחזור שלאחריו הוא מוכן.
    - אורך מחזור שעון אחד. ALU ביצוע פקודת
      - אורך מחזור אחד. branch ביצוע פקודת •
    - פקודת הקפיצה נחזית כ-Taken (והחיזוי נכון)

```
1000
                   R2.R1.30 : R2=m[R1+30]
         load
1004
                   R2,20,R1 ; m[R2+20]=R1
         store
1008
                   R3,R1,100 ; R3=m[R1+100]
         load
                   R1,40,R3; m[R1+40]=R3
100C
         store
1010
                   R1,R1,10 ; R1=R1+10
         add
1014
                   R1,100,1000
                                       : if (R1<100) PC=1000
         blt
```

#### ביצוע של פקודות – המשך

- פקודת load נשלחת לביצוע כאשר הנתונים לחישוב הכתובת מוכנים.
  - במחזור הראשון מחושבת הכתובת –
- במחזור השני מתורגמת הכתובת הוירטואלית לפיזית באמצעות ה-DTLB. כמו כן במחזור זה נבדקת תלות של ה-load ב-stores קודמים: עבור כל פקודת store הקודמת ל-load נבדק כי הכתובת של ה-store ידועה וכן מתקיים: או שהכתובת של ה-load שונה מהכתובת של ה-store, או ששתי הכתובות שוות, וה-store של ה-store כבר ידוע.
- במחזור השלישי, במידה והבדיקה מצליחה, הנתון מתקבל מה-L1 cache (אם store to load forwarding ע"י MOB), או ישירות מה-MOB)
  - store to load וכן אין L1 cache miss במידה והבדיקה מצליחה אך יש forwarding. L2 cache , הנתון מתקבל במחזור העשירי מה-, forwarding
  - במידה והבדיקה נכשלת, ה-load הוא חסום (blocked). כאשר מוסר תנאי
     החסימה, ה-load נשלח שוב לביצוע, ומדלגים על המחזור הראשון (מתחילים בבדיקת התנאי).
    - פקודת store מורכבת מ-STD
- MOB-אורך מחזור שעון אחד, ובסופו נכתבת הכתובת ל (STA) אורך מחזור שעון אחד, ובסופו נכתבת הכתובת ל
  - באופן בלתי תלוי, כאשר הנתון לכתיבה לזיכרון מוכן (STD), במחזור הבא הוא
     נכתב ל-MOB

#### של פקודות Commit

- פקודה יכולה לבצע commit החל מהמחזור שלאחר סיום הביצוע שלה, ובתנאי
   שהפקודה שלפניה ביצעה/מבצעת commit. אין מגבלה על כמות הפקודות
   שמבצעות commit בכל מחזור.
  - .commit-מבצעת את הכתיבה אל ה-store מבצעת את הכתיבה •

## Summary...

- 4 wide machine
- L1: 1 cycle L2: 7 cycles Alu, Branch: 1 cycle
- L1 empty / L2 always hits...
- Mispredict @ T:
  - T+1: Flush pipeline
  - T+6: Alloc on the good path





#### הנחיות למילוי הטבלה

- ערכי הרגיסטרים הארכיטקטוניים לאחר commit ערכי הרגיסטרים הארכיטקטוניים לאחר R1, R2, R3 יש להקיף בעיגול את הערך של הרגיסטר הארכיטקטוני שאליו הפקודה כותבת.
   במידה והפקודה אינה מגיעה ל-commit יש להשאיר שדות אלה ריקים.
  - addr − כתובת הגישה לזיכרון עבור פקודות load ו-store בלבד.
  - בלבד. store-ערך זיכרון שנקרא או נכתב עבור פקודות load ו-store בלבד.
- (T=1 הזמן בו מבוצעת אלוקציה לפקודה (ארבע פקודות בכל מחזור, החל מ- T=1. הזמן בו מבוצעת אלוקציה לפקודה (ארבע פקודות בכל
  - src2 ,src1: מספרי הרגיסטרים המשמשים כ-sources לפקודה:
  - עבור רגיסטר פיזי (מס' הרגיסטר הפיזי של פקודה הוא מס' השורה שלה בטבלה) Pi
    - במידה וקוראים ישירות את הרגיסטר הארכיטקטוני. Ri –
  - עבור src1 :store הרגיסטר המשמש לחישוב הכתובת (פרמטר יחיד של STA).
     ברגיסטר המכיל את הנתון (פרמטר יחיד של STD).
    - ערכו. Immediate במידה ולפקודה יש −Imm
  - (src2 ready), T(src1 ready): הזמן בו מוכן כל אחד מערכי ה-sources. אם ה-src מוכן בזמן האלוקציה, אז זמן זה יהיה שווה לזמן האלוקציה. אם הפקודה שמחשבת את הערך של src מסיימת ביצוע בזמן T, ה-src מוכן בזמן T.

#### הנחיות למילוי הטבלה – המשך

- T(exe) → הזמן בו הפקודה נשלחת לביצוע.
   אם כל ה-src-ים של פקודה מוכנים בזמן T, ניתן לשלוח את הפקודה לביצוע בזמן T+1.
  - Load block code (רלוונטי רק בפקודות load): קוד החסימה של ה-load. 0 – אין חסימה.
    - unresolved store address חסימה כתוצאה מ
      - waiting for store data חסימה כתוצאה מ
    - במידה וה-load נחסם יותר מפעם אחת, יש לרשום את כל קודי החסימה.
      - :T(data ready) •
      - עבור store: הזמן בו ה-data לכתיבה לזיכרון וגם הכתובת מחושבים.
      - עבור load: הזמן בו מתקבל ה-data (מה-cache) או ישירות מה-MOB).
        - commit הזמן בו הפקודה מבצעת: T(commit) •

#### שלב א' – מילוי השדות הנוגעים לערכים

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe | block | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|-------|-------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   |            |      |      |     |                    |                    |       |       |                    |             |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   |            |      |      |     |                    |                    |       |       |                    |             |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  |            |      |      |     |                    |                    |       |       |                    |             |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  |            |      |      |     |                    |                    |       |       |                    |             |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      |            |      |      |     |                    |                    |       |       |                    |             |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      |            |      |      |     |                    |                    |       |       |                    |             |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  |            |      |      |     |                    |                    |       |       |                    |             |
| 7    | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   |            |      |      |     |                    |                    |       |       |                    |             |
| 8    | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  |            |      |      |     |                    |                    |       |       |                    |             |
| 9    | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  |            |      |      |     |                    |                    |       |       |                    |             |
| 10   | add R1=R1+10         | <u>30</u> |            |            |      |      |            |      |      |     |                    |                    |       |       |                    |             |
| 11   | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      |            |      |      |     |                    |                    |       |       |                    |             |

### load R2=m[R1+30] :0 פקודה

| Pdst | instruction         | R1 | R2        | R3 | addr | data | T<br>alloc | src1 | src2 | lmm |   | T<br>src2<br>ready | T exe | Load<br>block<br>code | _  | T<br>commit |
|------|---------------------|----|-----------|----|------|------|------------|------|------|-----|---|--------------------|-------|-----------------------|----|-------------|
| 0    | load<br>R2=m[R1+30] | 10 | <u>40</u> | 10 | 40   | 40   | 1          | R1   |      | 30  | 1 |                    | 2     | 0                     | 11 | 12          |

- T alloc: אלוקציה של פקודה 0: מתחילים לעשות אלוקציה כבר במחזור הראשון, כלומר מחזור מס' 1 (שם מביאים בסה"כ ארבע פקודות).
  - src1: המקור היחיד בפקודה זו הוא R1.
    - הערך המידי שלה הוא 30.
- T src1 ready: מתי המקור הראשון מוכן? מכיוון שזו הפקודה הראשונה היעד הוא רגיסטר ארכ' ולא מחכים :T src1 ready לאף פקודה אחרת בשבילו, הוא מוכן מיד, כלומר במחזור אחרי האלוקציה: 1.
  - . במחזור אחרי שהמקורות מוכנים מחזור 2 הפקודה נשלחת לביצוע במחזור אחרי שהמקורות מוכנים מחזור 2.
    - . 0 אין לפניה שום store ולכן אין חסימה כותבים :Load block code
- יהוא ריק (כי הוא ריק (הוא ריק אליי ה-data) בפקודת load ניגשים אל המטמון. ב-L1 יהיה לנוצאיי ה-data (כי הוא ריק (מחשבים את L2) ונתון שב-L2 תמיד יש hit חשוב מאוד להבין בדיוק באיזה מחזור יגיע המידע: מחשבים את בתחילת הריצה (נתון שב-L2 תמיד שאין תנאי חסימה, במחזור 4 מקבלים החטאה במטמון L1 וממחזור (ready) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (ready) (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל) לוקח שבעה מחזורים להביא את המידע לכן הוא מגיע במחזור (מולל (מולל
  - T commit הפקודה עושה Retire במחזור אחרי הגעת המידע שלה, כלומר במחזור ה-12.

## load R2=m[R1+30] :0 פקודה

| Pd | st instruction      | R1 | R2        | R3 | addr | data | T<br>alloc | src1 | src2 |    | T<br>src1<br>ready | T<br>src2<br>ready |   | Load<br>block<br>code |    | T<br>commit |
|----|---------------------|----|-----------|----|------|------|------------|------|------|----|--------------------|--------------------|---|-----------------------|----|-------------|
| 0  | load<br>R2=m[R1+30] | 10 | <u>40</u> | 10 | 40   | 40   | 1          | R1   |      | 30 | 1                  |                    | 2 | 0                     | 11 | 12          |



# פקודה 1: 1. R1=[R2+20] store m

| P | dst | instruction          | R1 | R2        | R3 | addr | data | T<br>alloc | src1 | src2 | lmm |    | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|---|-----|----------------------|----|-----------|----|------|------|------------|------|------|-----|----|--------------------|------------------|-----------------------|--------------------|-------------|
|   | 0   | load<br>R2=m[R1+30]  | 10 | <u>40</u> | 10 | 40   | 40   | 1          | R1   |      | 30  | 1  |                    | 2                | 0                     | 11                 | 12          |
|   | 1   | store<br>m[R2+20]=R1 |    |           |    | 60   | 10   | 1          | P0   | R1   | 20  | 11 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |

הפקודה הבאה היא פקודת store ויש לה שני מקורות - הראשון (src1) משמש לחישוב הכתובת והשני (src2) לחישוב המידע.

- האלוקציה נעשית במחזור 1 אותו זמן של הקצאת הפקודה הראשונה כי עושים אלוקציה לארבע פקודות בכל מחזור.
- המקור הראשון הוא הרגיסטר הפיזי שאליו ממופה r2 ע"י הפקודה הקודמת בשאלה מניחים שכל פקודה שומרת
   ערך אל הרגיסטר הפיזי שמספרו כמס' השורה שלה כך זה גם נעשה ב-ROB אמתי. כלומר הפקודה בשורה 1
   מחכה לרגיסטר הפיזי P0 (זה שהפקודה בשורה 0 כותבת אליו את התוצאה שלה).
  - המקור השני הוא R1, בשביל חישוב ה-data שנכתב.

# (2/2 שקף store m[R2+20]=R1 :1 פקודה 1: 1

| Pds | t instruction        | R1 | R2        | R3 | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready |                  | Load<br>block<br>code |    | T<br>commit |
|-----|----------------------|----|-----------|----|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|----|-------------|
| 0   | load<br>R2=m[R1+30]  | 10 | <u>40</u> | 10 | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11 | 12          |
| 1   | store<br>m[R2+20]=R1 |    |           |    | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12 | 13          |

- המקור הראשון מוכן במחזור לאחר שפקודה 0 תחשב את הערך שלה היא מחשבת אותו במחזור 11 ולכן המקור
   הראשון יהיה מוכן במחזור 11 (נשים לב שיש כאן forwarding, פקודה 0 לא עשתה commit לפני מחזור 11).
  - המקור השני מוכן עם הקצאת הפקודה כלומר במחזור 1.
    - הערך המידי שמופיע בפקודה הוא 20.
- זמן הביצוע: מכיוון שכל store מפוצל לשתי מיקרו פקודות יהיו שני זמני-ביצוע: ל- STD ו-STD. לכן תמיד נציין store אור במחזור דער מס' בתא דער של פקודת store. ה-STA צריך את הערך של R1 ולכן יכול להיכנס לביצוע כבר במחזור STA. בתא פקודת פקודת store במחזור STA צריך את הערך שמגיע במחזור 11 לכן מתחיל את ביצועו במחזור 12 (כאמור יש כאן STA כי זהו אותו מחזור בו המקור מוכן).
  - . האם יש תנאי-חסימה? זהו store ואף פעם אין עבורו תנאי חסימה! לכן לא ממלאים כלום.
    - ה-data של הפקודה מוכן במחזור בו מסתיים החישוב, כלומר במחזור 12.
- אפשר לעשות commit לפקודה במחזור מס' 13 מחזור אחרי סיום החישוב של STD) STA סיים מוקדם יותר).

## פקודה 2: [R1+100] (שקף 1/2) load R3=m

| Pdst | instruction          | R1 | R2        | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|------|----------------------|----|-----------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10 | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |    |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |    |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21                 | 22          |

- מכיוון שמקצים ארבע פקודות בכל מחזור גם כאן alloc T
- לפקודה יש רק מקור אחד רגיסטר R1 שנדרש בשביל חישוב הכתובת.
  - המקור מוכן כבר מהמחזור הראשון ולכן זמן תחילת הביצוע הוא 2.
- הפעם יש תנאי חסימה על ה-load: נסתכל על כל ה-store שלפנינו במחזור מס' 1 יש store שלא יודעים את הפעם יש תנאי חסימה על ה-מסוג' 1 (תקועים על הכתובת).

# (2/2 שקף 2/2) load R3=m[R1+100] פקודה 2:

| Pdst | instruction          | R1 | R2        | R3         | addr | data | T<br>alloc | src1 | src2 |     |    | T<br>src2<br>ready |                  | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|------|----------------------|----|-----------|------------|------|------|------------|------|------|-----|----|--------------------|------------------|-----------------------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10 | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1  |                    | 2                | 0                     | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |    |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |    |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1  |                    | 2                | 1                     | 21                 | 22          |

- מתי ה-data יהיה מוכן? תנאי החסימה הוא עד מחזור מס' 12 רק אז תסתיים פקודות STA. עד אז בכל מחזור מתי ה-data יהיה מוכן? תנאי החסימה ורואים שה-boad עדיין חסום כולל במחזור מס' 12. רק במחזור 13 המעבד בודק שוב ומבין שתנאי החסימה התבטל ולכן במחזור הבא הוא ניגש ל-L1. האם נקבל Miss או ב-L1? נשים לב:
   גודל הבלוק בקאש הוא 80 (הקסדצימלי).
  - עשינו load לכתובת 40
  - . ה-store הוא Write no-allocate ולכן עבורו לא הבאנו כלום למטמון.
    - אנחנו רוצים לקרוא מכתובת 110.
  - . (40+80)Hexadecimal = C0 < 110Hexadecimal מכיוון ש cache Miss לכן נקבל
  - אז במחזור 14 ניגשים ב-L1 ומקבלים Miss והחל ממחזור זה סופרים שבעה מחזורים ומקבלים את המידע בסוף מחזור 21.
    - אפשר לסיים את הפקודה במחזור העוקב כלומר במחזור 22.

### store m[R1+40]=R3 :3

| Pdst | instruction          | R1 | R2        | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | data | T<br>commit |
|------|----------------------|----|-----------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10 | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11   | 12          |
| 1    | store<br>m[R2+20]=R1 |    |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12   | 13          |
| 2    | load<br>R3=m[R1+100] |    |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21   | 22          |
| 3    | store<br>m[R1+40]=R3 |    |           |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22   | 23          |

- זמן האלוקציה הוא כרגיל 1 (מקצים ארבע פקודות בכל מחזור).
- המקור הראשון של הפקודה הוא R1 (לא עשינו אליו store לא עשינו לאף רגיסטר פיזי).
- . P2 בשורה מס' 2 לכן המקור הוא ערכו של R3 כפי שנקבע ע"י ה-store בשורה מס' 2 לכן המקור הוא הרגיסטר הפיזי
- המקור הראשון, R1, מוכן החל מתחילת הריצה והמקור השני מרגע קבלת המידע בפקודה 2 21. נשים לב
   שמכיוון שעשינו forwarding לא מחכים עד ל-commit ואפשר להעביר את הערך כבר בסוף מחזור 21.
- זמן הביצוע של הפקודה: כאמור זה store ולכן מצפים לראות כאן שני מספרים: אחד עבור תחילת ה-STD יכנס ואחד עבור תחילת ה-STA, כל אחד במחזור העוקב למחזור בו המידע שהפקודה מחכה לו מוכן. לכן STA יכנס לחישוב כבר במחזור 2 ו-STD, שחיכה ל-P2 שהתקבל במחזור 21, נכנס לביצוע במחזור 22.
  - ה-data ready קורה במחזור 22.
  - זמן ה-commit הוא במחזור אחרי זמן קבלת ה-data כלומר מחזור מס' 23.

#### add R1=R1+10 :4 פקודה

| Pdst | instruction          | R1        | R2        | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready |                  |   | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|-----------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|---|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0 | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |   | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1 | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |           |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |   | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |           |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |   |                    | 23          |

בפקודה זו מתחילים את הסבב הבא של האלוקציות.

- פקודה 4 היא החמישית לעבור הקצאה ולכן מוקצית במחזור מס' 2.
  - המקור היחיד שלה הוא R1.
  - כמו כן לפקודה יש ערך מידי של 10.
  - המקור, R1, מוכן במחזור מס' 2 כלומר מיד כשנכנסה.
- במחזור אחרי קבלת המקור היא נכנסת לביצוע, כלומר כבר במחזור 3. נשים לב שהיא עוקפת את שני פקודות
   ה-store ולמעשה מתבצעת Out Of Order.
- מכיוון ש-commit נעשה in-order הפקודה עושה commit רק במחזור 23 בתרגיל זה אפשר לעשות commit לכמה פקודות שנרצה במקביל בכל מחזור.

# פקודה 5: (1/2 שקף 1/2) branch if(R1 < 100)

| Pdst | instruction          | R1        | R2        | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready |                  |   | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|-----------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|---|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0 | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |   | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1 | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |           |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |   | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |           |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |   |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40        | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |   |                    | 23          |

- הקפיצה עושה הקצאה במחזור 2 והמקור שלה הוא הערך שיהיה ב- R1לאחר שיחושב ע"י פקודה מס' 4, כלומר P4.
  - המקור P4 מוכן כבר במחזור 3 (מחושב במחזור 3 בשורה מס' 4).
  - מכיוון שהמקור מוכן כבר במחזור 3 ביצוע הפקודה יכול להתחיל כבר במחזור 4.

# (שקף 2/2) branch if(R1 < 100) פקודה 5:

| Pdst | instruction          | R1        | R2        | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            |   | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|-----------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|---|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u> | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0 | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |           |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |   | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |           | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1 | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |           |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |   | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |           |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |   |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40        | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |   |                    | 23          |

הערה: נניח ויש בטבלה פקודת קפיצה עבורה מתקבל חיזוי-שגוי (אם כי זה לא המצב בתרגיל) - אם נתון שלוקח חמישה מחזורים עד שמגלים את השגיאה בחיזוי אז אחרי הקפיצה נכנסות פקודות לא נכונות במשך חמישה מחזורים ואנחנו צריכים למלא את הטבלה גם עבורן, אבל הן לא עושות commit - אף פעם לא עושים לפקודה לא נכונה!

#### הנחיה אפשרית בתרגיל:

- אורך מחזור אחד. ביצוע פקודת branch ביצוע
- עבזמן 1+1). flush אם החיזוי מתגלה כשגוי, במחזור הבא מבוצע − (t+1).
- הפקודות מהמסלול הנכון מבצעות אלוקציה 5 מחזורים לאחר flush (בזמן 6+1).

# פקודה 6: [R1+30] (שקף 1/3) load R2=m

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code |    | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|----|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |                       |    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |                       |    | 23          |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2                  | 24 | 25          |

- הפקודה עושה הקצאה במחזור 2.
- המקור שלה, P4, מוכן במחזור 3 אותו דבר כמו עבור פקודה מס' 5.
- נשלח את הפקודה לביצוע, כלומר לחישוב כתובת הטעינה, במחזור 4 המחזור אחרי שהמקור מוכן.

# פקודה 6: [R1+30] (שקף 2/3) load R2=m

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            |      | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0    | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:   | 1    | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1    | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |      | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |      |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | V.               |      |                    | 23          |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2 | 24                 | 25          |

- האם יש ל-load זה תנאי חסימה? צריך להסתכל על כל ה-stores שלפניו יש שניים (פקודות 3 ו-1):
- נשים לב שה-load קורא מכתובת 50 ופקודה מס' 3 היא store שכותב לשם לכן ה-load חסום על תנאי
   מס' 2 עבורה (תנאי חסימה על ה-data).
- כמו כן יש תנאי חסימה מה-store בשורה מס' 1 בגלל שבמחזור 4 עוד לא סיימנו לחשב את הכתובת של פקודה מס' 1 (פקודת store) ולכן עד מחזור 12 לא ידוע האם גם היא תכתוב לכתובת 50 או לא. זוהי חסימה על הכתובת תנאי-חסימה מס' 1. בפועל במקרה זה תנאי מס' 1 הוא חלש יותר כי הוא ישתחרר מוקדם יותר אבל זוהי אכן חסימה.

# פקודה 6: [R1+30] (שקף 3/3) load R2=m

| Pdst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|------|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|--------------------|-------------|
| 0    | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11                 | 12          |
| 1    | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |
| 2    | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21                 | 22          |
| 3    | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22                 | 23          |
| 4    | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |                       |                    | 23          |
| 5    | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |                       |                    | 23          |
| 6    | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2                  | 24                 | 25          |

- במחזור 22 מתבטל תנאי 1, ב-23 ה-load נבדק שוב, ובמחזור 24 מתבצע forwarding אליו המידע מוכן בסוף forwarding . לכן במחזור 24 המחזור בו נעשה forwarding לכן במחזור 24.
  - ניתן יהיה להתחייב (commit) על הפקודה במחזור 25.

#### תשובה סופית

Src reg: Pi / Ri: Store: Src1: addr Src2: data

0: ready 1: addr blocking 2: data not ready

| P | dst | instruction          | R1        | R2         | R3         | addr | data | T<br>alloc | src1 | src2 | lmm | T<br>src1<br>ready | T<br>src2<br>ready | T exe            | Load<br>block<br>code | T<br>data<br>ready | T<br>commit |
|---|-----|----------------------|-----------|------------|------------|------|------|------------|------|------|-----|--------------------|--------------------|------------------|-----------------------|--------------------|-------------|
|   | 0   | load<br>R2=m[R1+30]  | 10        | <u>40</u>  | 10         | 40   | 40   | 1          | R1   |      | 30  | 1                  |                    | 2                | 0                     | 11                 | 12          |
|   | 1   | store<br>m[R2+20]=R1 |           |            |            | 60   | 10   | 1          | P0   | R1   | 20  | 11                 | 1                  | Std: 2<br>Sta:12 |                       | 12                 | 13          |
|   | 2   | load<br>R3=m[R1+100] |           |            | <u>110</u> | 110  | 110  | 1          | R1   |      | 100 | 1                  |                    | 2                | 1                     | 21                 | 22          |
|   | 3   | store<br>m[R1+40]=R3 |           |            |            | 50   | 110  | 1          | R1   | P2   | 40  | 1                  | 21                 | Std:22<br>Sta: 2 |                       | 22                 | 23          |
|   | 4   | add R1=R1+10         | <u>20</u> |            |            |      |      | 2          | R1   |      | 10  | 2                  |                    | 3                |                       |                    | 23          |
|   | 5   | blt<br>if (R1<100)   | 20        | 40         | 110        |      |      | 2          | P4   |      | 100 | 3                  |                    | 4                |                       |                    | 23          |
|   | 6   | load<br>R2=m[R1+30]  |           | <u>110</u> |            | 50   | 110  | 2          | P4   |      | 30  | 3                  |                    | 4                | 1, 2                  | 24                 | 25          |
|   | 7   | store<br>m[R2+20]=R1 |           |            |            | 130  | 20   | 2          | P6   | P4   | 20  | 24                 | 3                  | Std:4<br>Sta:25  |                       | 25                 | 26          |
|   | 8   | load<br>R3=m[R1+100] |           |            | <u>120</u> | 120  | 120  | 3          | P4   |      | 100 | 3                  |                    | 4                | 1                     | 27                 | 28          |
|   | 9   | store<br>m[R1+40]=R3 |           |            |            | 60   | 120  | 3          | P8   | P4   | 40  | 27                 | 3                  | Sta:4<br>Std:28  |                       | 28                 | 29          |
| , | 10  | add R1=R1+10         | <u>30</u> |            |            |      |      | 3          | P4   |      | 10  | 3                  |                    | 4                |                       |                    | 29          |
| , | 11  | blt<br>if (R1<100)   | 30        | 110        | 120        |      |      | 3          | P10  |      | 100 | 4                  |                    | 5                |                       |                    | 29          |